JEDEC publie une mise à jour de la norme SDRAM DDR5 utilisée dans les applications HPC


JEDEC Solid State Technology Association, le leader mondial du développement de normes pour l'industrie de la microélectronique, a annoncé aujourd'hui la publication de la norme JESD79-5A DDR5 SDRAM. Cette mise à jour de la norme JEDEC DDR5 SDRAM inclut des fonctionnalités conçues pour améliorer la fiabilité et les performances dans une large gamme d'applications impliquant des systèmes clients et des serveurs hautes performances. JESD79-5A est maintenant disponible en téléchargement sur le site Web de JEDEC.

Les fonctionnalités supplémentaires conçues pour répondre à la demande de l'industrie en matière de fiabilité améliorée du système incluent la prise en charge de la correction d'erreurs de défauts limités, Réparation post-colis souple (sPPR) défaire et verrouiller, Réparation de l'emballage après l'auto-test intégré de la mémoire (MBIST et mPPR), RFM adaptatif, et une rallonge MR4. JESD79-5A étend la définition de synchronisation et la vitesse de transfert de DDR5 jusqu'à 6400 MT/s pour les synchronisations de cœur de DRAM et 5600 MT / s pour les timings IO AC pour permettre à l'industrie de construire un écosystème jusqu'à 5600 MT / s. La nomenclature des paramètres de synchronisation de base et leurs définitions respectives ont été remaniées pour s'aligner étroitement sur le prochain détecteur de présence série JEDEC JESD400-5 DDR5 (SPD) Contenu de la norme V1.0. Le document est accessible ici.

“Le fait que cette mise à jour de DDR5 soit publiée si peu de temps après le lancement initial de DDR5 en juillet 2020 souligne l'engagement continu de JEDEC envers l'amélioration continue, et représente un effort collectif de la part de toutes les entreprises membres impliquées pour mieux servir l'industrie,” dit Mian Quddus, Président du JEDEC.

Soutien à l'industrie

“AMD est fier de sa collaboration continue avec JEDEC, faire avancer l'industrie de l'informatique haute performance avec de puissantes améliorations des fonctionnalités DDR5,” dit Joe Macri, directeur de la technologie, Unité commerciale de calcul et de graphisme, DMLA. “Avec la nouvelle norme JESD79-5A DDR5, JEDEC offre la mémoire la plus avancée pour des performances et une fiabilité élevées et poursuit notre engagement commun à permettre les meilleures expériences possibles pour les utilisateurs finaux.”

“Intel s'engage à proposer des innovations technologiques de pointe qui profiteront grandement à l'industrie et à nos clients. La DDR5 représente la prochaine avancée dans la technologie de mémoire grand public qui sera présentée dans les futures plates-formes client et serveur. Travailler avec nos partenaires écosystémiques et les associations de normalisation comme JEDEC aide les clients finaux à accélérer l'adoption de nouvelles technologies et à atteindre des performances informatiques révolutionnaires.” dit Caroline Duran, vice-président – Groupe des plateformes de données, GM – Technologies de mémoire et d'E/S chez Intel.

“Une collaboration étroite est nécessaire pour fournir la fiabilité au niveau du système et les performances d'évolutivité que les charges de travail centrées sur les données exigent de la DDR5,” dit Franck Ross, architecte principal chez Micron. “Micron est fier de travailler avec JEDEC et un vaste écosystème pour faire progresser les normes de mémoire qui permettent aux clients de transformer leurs données en informations plus rapidement.”

“Cette nouvelle mise à jour de DDR5 montre comment l'industrie s'engage à travailler ensemble pour créer des solutions de mémoire plus rapides et plus fiables pour les marchés des entreprises et des clients en temps opportun.,” dit Christophe Cox, Président du comité mémoire JC-42 et vice-président des technologies stratégiques chez Montage Technology. “5G, Apprentissage automatique, et l'IA entraînent les vitesses et les flux de l'industrie informatique à un rythme effarant et l'ensemble de l'organisation mondiale de JEDEC s'est réunie pour continuer à améliorer la norme DDR5 afin de répondre à ces besoins.”

“Samsung est fier de voir que la mémoire DDR5 pourra atteindre de nouveaux sommets en termes d'efficacité de fonctionnement et de capacités d'autocorrection, quelque chose que nous et d'autres leaders de l'industrie avons travaillé intensément pour normaliser au cours du passé 14 months,” dit Young-Soo Sohn, vice-président du groupe de planification/activation de la mémoire DRAM chez Samsung Electronics. “Avec ces améliorations, l'industrie établit une base extrêmement solide pour l'une des mises à niveau de mémoire les plus ambitieuses jamais réalisées – une avancée particulièrement importante pour les grands systèmes de serveurs,” il ajouta.

“Comme de nouvelles fonctionnalités de fiabilité font maintenant partie de la norme DDR5, SK hynix est heureux de pouvoir fournir une solution de mémoire plus robuste à nos clients. Furthermore, être en mesure de fournir des vitesses d'appareil plus élevées amènera les performances globales du système à des niveaux supérieurs. SK hynix fournit des échantillons DIMM DDR5 à l'industrie depuis 2019 pour la préparation de l'écosystème, et continuera à participer activement aux futures activités du JEDEC pour une innovation ouverte continue et un écosystème permettant,” dit Uksong Kang, Responsable des produits DRAM et de la planification chez SK hynix.